Евразийский сервер публикаций

Евразийский патент на изобретение № 035425

Библиографические данные

(11) Номер патентного документа

035425

(21) Номер евразийской заявки

201991080

(22) Дата подачи евразийской заявки

2012.05.18

(51) Индексы Международной патентной классификации

H03M 13/27 (2006.01)
H03M 13/19 (2006.01)

(43)(13) Дата публикации евразийской заявки, код вида документа

A1 2019.09.30 Бюллетень № 09 тит.лист, описание

(45)(13) Дата публикации евразийского патента, код вида документа

B1 2020.06.11 Бюллетень № 06 тит.лист, описание

(31) Номер заявки, на основании которой испрашивается приоритет

11004124.1

(32) Дата подачи заявки, на основании которой испрашивается приоритет

2011.05.18

(33) Код страны, идентифицирующий ведомство или организацию, которая присвоила номер заявки, на основании которой испрашивается приоритет

EP

(62) Номер и дата подачи первоначальной заявки, из которой выделена данная заявка

201891816; 2012.05.18

(71) Сведения о заявителе(ях)

ПАНАСОНИК КОРПОРЭЙШН (JP)

(72) Сведения об изобретателе(ях)

Петров Михаил (DE)

(73) Сведения о патентовладельце(ах)

ПАНАСОНИК КОРПОРЭЙШН (JP)

(74) Сведения о представителе(ях)
или патентном поверенном

Медведев В.Н. (RU)

(54) Название изобретения

МОДУЛЬ ПАРАЛЛЕЛЬНОГО ПЕРЕМЕЖЕНИЯ БИТОВ

Формула [ENG]
(57) 1. Способ обработки сигнала, выполняемый BICM-кодером, для перемежения битов кодового слова, сформированного на основании схемы квазициклического кодирования с разреженным контролем по четности, включающей в себя схему квазициклического кодирования с разреженным контролем по четности с повторением и накоплением, причем BICM-кодер включает в себя LDPC-кодер (120), модуль перемежения битов и модуль (140) преобразования созвездий, причем модуль перемежения битов включает в себя запоминающее устройство, хранящее информацию, указывающую правило перестановки, и схему, которая выполняет способ перемежения битов в соответствии с информацией, указывающей правило перестановки, причем способ обработки сигнала включает в себя этапы, на которых
кодируют с использованием LDPC-кодера (120) блоки битов из входного потока битов в кодовые слова с использованием LDPC-кодов и передают кодовые слова в модуль перемежения битов;
применяют с использованием модуля (2310) перемежения битов процесс перестановки циклических блоков к кодовому слову, состоящему из N циклических блоков, каждый из которых состоит из Q битов, для переупорядочивания циклических блоков в соответствии с правилом перестановки циклических блоков, определяющим переупорядочивание циклических блоков;
применяют с использованием модуля (2010) перемежения битов процесс перестановки битов к кодовому слову после процесса перестановки циклических блоков для переупорядочивания битов в кодовом слове в соответствии с правилом перестановки битов, определяющим переупорядочивание битов;
разделяют с использованием модуля (824) перемежения битов кодовое слово после процесса перестановки битов на множество слов созвездия, причем каждое из слов созвездия состоит из M битов; и
преобразуют с использованием модуля (140) преобразования созвездий каждое слово созвездия в последовательность созвездий и передают ее в модулятор, отличающийся тем, что N не является кратным М,
правило перестановки битов определяет переупорядочивание битов кодового слова после процесса перестановки циклических блоков так, что биты кодового слова записываются в матрицу M на Q построчно и записанные биты считываются из матрицы M на Q по столбцам, чтобы переупорядочить биты кодового слова.
2. Модуль перемежения битов для перемежения битов кодового слова, сформированного на основании схемы квазициклического кодирования с разреженным контролем по четности, включающей в себя схему квазициклического кодирования с разреженным контролем по четности с повторением и накоплением, причем модуль перемежения битов содержит
запоминающее устройство, хранящее информацию, указывающую правило перестановки; и
схему, которая в соответствии с информацией, указывающей правило перестановки, действует как
модуль (2310) перестановки циклических блоков, применяющий процесс перестановки циклических блоков к кодовому слову, состоящему из N циклических блоков, каждый из которых состоит из Q битов, для переупорядочивания циклических блоков в соответствии с правилом перестановки циклических блоков, определяющим переупорядочивание циклических блоков; и
модуль (2010) перестановки битов, применяющий процесс перестановки битов к кодовому слову после процесса перестановки циклических блоков для переупорядочивания битов в кодовом слове в соответствии с правилом перестановки битов, определяющим переупорядочивание битов; и
делитель (824), разделяющий кодовое слово после процесса перестановки битов на множество слов созвездия, причем каждое из слов созвездия состоит из M битов, отличающийся тем, что N не является кратным М,
правило перестановки битов определяет переупорядочивание битов кодового слова после процесса перестановки циклических блоков так, что биты кодового слова записываются в матрицу M на Q построчно и записанные биты считываются из матрицы M на Q по столбцам, чтобы переупорядочить биты кодового слова.
3. Способ обработки сигнала, выполняемый с использованием BICM-декодера, для обработки сигнала, переданного посредством модулирования N´Q/M слов созвездия, причем BICM-декодер включает в себя модуль обратного преобразования созвездий, модуль обратного перемежения битов и LDPC-декодер, причем модуль обратного перемежения битов включает в себя запоминающее устройство, хранящее информацию, указывающую правило перестановки, и схему, которая выполняет способ обработки сигналов в соответствии с информацией, указывающей правило перестановки, причем слова созвездия сформированы посредством применения процесса переупорядочивания битов к кодовому слову, сформированному на основании схемы квазициклического кодирования с разреженным контролем по четности, включающей в себя схему квазициклического кодирования с разреженным контролем по четности с повторением и накоплением, и разделения битов кодового слова для каждого из M битов, причем кодовое слово состоит из N циклических блоков, каждый из которых включает в себя Q битов, причем процесс переупорядочивания битов включает в себя
процесс (2310) перестановки циклических блоков, в котором переупорядочивают циклические блоки кодового слова в соответствии с правилом перестановки циклических блоков, определяющим переупорядочивание циклических блоков; и
процесс (2010) перестановки битов, в котором переупорядочивают биты кодового слова после процесса перестановки циклических блоков в соответствии с правилом перестановки битов, определяющим переупорядочивание битов, причем
N не является кратным М, правило перестановки битов определяет переупорядочивание битов кодового слова после процесса перестановки циклических блоков так, что биты кодового слова записываются в матрицу M на Q построчно и записанные биты считываются из матрицы M на Q по столбцам, чтобы переупорядочить биты кодового слова,
причем способ обработки сигнала включает в себя
этап демодулирования, на котором формируют (2710, 2720), с использованием демодулятора, демодулированный сигнал посредством демодуляции сигнала, который был передан посредством модулирования N´Q/M слов созвездия;
этап обратного преобразования, на котором с использованием модуля обратного преобразования созвездий формируют битовую последовательность посредством применения процесса обратного преобразования к входному сигналу из демодулятора;
этап обратного перемежения битов, на котором с использованием модуля обратного перемежения битов выполняют процесс обратного перемежения битов для битовой последовательности, выводимой из модуля обратного преобразования созвездий; и
этап декодирования, на котором декодируют (2730), с использованием LDPC-декодера, битовую последовательность, обратно перемеженную посредством модуля обратного перемежения битов.
4. Процессор сигналов для обработки сигнала, переданного посредством модулирования N´Q/M слов созвездия, причем слова созвездия сформированы посредством применения процесса переупорядочивания битов к кодовому слову, сформированному на основании схемы квазициклического кодирования с разреженным контролем по четности, включающей в себя схему квазициклического кодирования с разреженным контролем по четности с повторением и накоплением, и разделения битов кодового слова для каждого из M битов, причем кодовое слово состоит из N циклических блоков, каждый из которых включает в себя Q битов, причем процесс переупорядочивания битов включает в себя
процесс (2310) перестановки циклических блоков, в котором переупорядочивают циклические блоки кодового слова в соответствии с правилом перестановки циклических блоков, определяющим переупорядочивание циклических блоков; и
процесс (2010) перестановки битов, в котором переупорядочивают биты кодового слова после процесса перестановки циклических блоков в соответствии с правилом перестановки битов, определяющим переупорядочивание битов, причем N не является кратным М,
правило перестановки битов определяет переупорядочивание битов кодового слова после процесса перестановки циклических блоков так, что биты кодового слова записываются в матрицу M на Q построчно и записанные биты считываются из матрицы M на Q по столбцам, чтобы переупорядочить биты кодового слова,
причем процессор сигналов содержит
запоминающее устройство, хранящее информацию, указывающую правило перестановки; и
схему, которая в соответствии с информацией, указывающей правило перестановки, действует как
демодулятор (2710, 2720), формирующий демодулированный сигнал посредством демодуляции сигнала, который был передан посредством модулирования N*Q/M слов созвездия; и
декодер (2730), декодирующий демодулированный сигнал в соответствии с правилом перестановки циклических блоков и правилом перестановки битов для формирования данных перед кодированием в соответствии со схемой квазициклического кодирования с разреженным контролем по четности.
Zoom in

Загрузка данных...


Публикации документа
Раздел бюллетеня

Бюллетень,
дата публикации

Содержание публикации

MM4A
Досрочное прекращение действия евразийского патента из-за неуплаты в установленный срок пошлины за поддержание евразийского патента в силе

2021-12
2021.12.09

Код государства, на территории которого прекращено действие патента:
AM, AZ, BY, KG, KZ, TJ, TM
Дата прекращения действия: 2021.05.19.


Назад Новый поиск