Евразийский сервер публикаций

Евразийский патент на изобретение № 035295

Библиографические данные

(11) Номер патентного документа

035295

(21) Номер евразийской заявки

201791405

(22) Дата подачи евразийской заявки

2014.12.25

(51) Индексы Международной патентной классификации

G02F 1/1343 (2006.01)
G02F 1/1362 (2006.01)
H01L 23/50 (2006.01)

(43)(13) Дата публикации евразийской заявки, код вида документа

A1 2017.10.31 Бюллетень № 10 тит.лист, описание

(45)(13) Дата публикации евразийского патента, код вида документа

B1 2020.05.26 Бюллетень № 05 тит.лист, описание

(31) Номер заявки, на основании которой испрашивается приоритет

201410798353.0

(32) Дата подачи заявки, на основании которой испрашивается приоритет

2014.12.19

(33) Код страны, идентифицирующий ведомство или организацию, которая присвоила номер заявки, на основании которой испрашивается приоритет

CN

(86) Номер и дата подачи международной заявки

CN2014/094911

(87) Номер и дата публикации международной заявки

2016/095252 2016.06.23

(71) Сведения о заявителе(ях)

ШЭНЬЧЖЭНЬ ЧАЙНА СТАР ОПТОЭЛЕКТРОНИКС ТЕКНОЛОДЖИ КО., ЛТД. (CN)

(72) Сведения об изобретателе(ях)

Хао Сыкунь (CN)

(73) Сведения о патентовладельце(ах)

ШЭНЬЧЖЭНЬ ЧАЙНА СТАР ОПТОЭЛЕКТРОНИКС ТЕКНОЛОДЖИ КО., ЛТД. (CN)

(74) Сведения о представителе(ях)
или патентном поверенном

Носырева Е.Л. (RU)

(54) Название изобретения

ПОДЛОЖКА МАТРИЦЫ FFS И ЖИДКОКРИСТАЛЛИЧЕСКОЕ УСТРОЙСТВО ОТОБРАЖЕНИЯ, СОДЕРЖАЩЕЕ ЕЕ

Формула [ENG]
(57) 1. Подложка матрицы на основе переключения краевых полей (подложка матрицы FFS), содержащая
подложку;
первый металлический слой, нанесенный на подложку с образованием линии сканирования и электрода затвора тонкопленочного транзистора;
первый изолирующий слой, нанесенный на первый металлический слой, для изоляции первого металлического слоя и второго металлического слоя друг от друга, при этом второй металлический слой нанесен на первый изолирующий слой с образованием линии данных, электрода истока тонкопленочного транзистора и электрода стока тонкопленочного транзистора;
второй изолирующий слой, нанесенный на второй металлический слой, для изоляции второго металлического слоя и слоя прозрачного электрода друг от друга, при этом слой прозрачного электрода нанесен на второй изолирующий слой с образованием прозрачного электрода пикселя; и прозрачный электрод пикселя соединен с электродом стока тонкопленочного транзистора через первое сквозное отверстие второго изолирующего слоя; и
третий изолирующий слой, нанесенный на слой прозрачного электрода, для изоляции слоя прозрачного электрода и слоя общего электрода друг от друга, при этом слой общего электрода содержит линию общего электрода, образованную на третьем изолирующем слое, и прозрачный общий электрод, образованный на линии общего электрода и третьем изолирующем слое;
при этом удельное сопротивление линии общего электрода меньше, чем удельное сопротивление прозрачного общего электрода;
причем подложка матрицы FFS имеет множество областей отображения и линия общего электрода нанесена в месте, соответствующем соединению смежных областей отображения,
причем второй металлический слой дополнительно снабжен общей линией для предоставления общего сигнала, при этом линия общего электрода соединена с общей линией на втором металлическом слое посредством прохождения через третий изолирующий слой, слой прозрачного электрода и второе сквозное отверстие второго изолирующего слоя.
2. Подложка матрицы FFS по п.1, отличающаяся тем, что прозрачный общий электрод имеет множество структур в виде прорезей, образованных на нем.
3. Подложка матрицы FFS по п.1, отличающаяся тем, что структуры в виде прорезей на прозрачном общем электроде в пределах различных областей отображения проходят в различных направлениях.
4. Подложка матрицы FFS, содержащая
подложку;
первый металлический слой, нанесенный на подложку с образованием линии сканирования и электрода затвора тонкопленочного транзистора;
первый изолирующий слой, нанесенный на первый металлический слой, для изоляции первого металлического слоя и второго металлического слоя друг от друга и для изоляции первого металлического слоя и слоя прозрачного электрода друг от друга;
второй металлический слой, нанесенный на первый изолирующий слой с образованием линии данных, электрода истока тонкопленочного транзистора и электрода стока тонкопленочного транзистора; при этом слой прозрачного электрода нанесен на первый изолирующий слой с образованием прозрачного электрода пикселя, при этом прозрачный электрод пикселя соединен с электродом стока тонкопленочного транзистора; и
второй изолирующий слой, нанесенный на второй металлический слой и слой прозрачного электрода, для изоляции второго металлического слоя и слоя общего электрода друг от друга и для изоляции слоя прозрачного электрода и слоя общего электрода друг от друга; при этом
слой общего электрода содержит линию общего электрода, образованную на втором изолирующем слое, и прозрачный общий электрод, образованный на линии общего электрода и втором изолирующем слое; при этом удельное сопротивление линии общего электрода меньше, чем удельное сопротивление прозрачного общего электрода.
5. Подложка матрицы FFS по п.4, отличающаяся тем, что прозрачный общий электрод имеет множество структур в виде прорезей, образованных на нем.
6. Подложка матрицы FFS по п.4, отличающаяся тем, что подложка матрицы FFS имеет множество областей отображения.
7. Подложка матрицы FFS по п.6, отличающаяся тем, что структуры в виде прорезей на прозрачном общем электроде в пределах различных областей отображения проходят в различных направлениях.
8. Подложка матрицы FFS по п.6, отличающаяся тем, что линия общего электрода нанесена в месте, соответствующем соединению смежных областей отображения.
9. Подложка матрицы FFS по п.4, отличающаяся тем, что первый металлический слой дополнительно снабжен общей линией для предоставления общего сигнала, при этом линия общего электрода соединена с общей линией на первом металлическом слое посредством прохождения через второй изолирующий слой, слой прозрачного электрода и сквозное отверстие первого изолирующего слоя.
10. Жидкокристаллическое устройство отображения, содержащее верхнюю подложку, подложку матрицы FFS по п.1 и жидкокристаллический слой, расположенный между верхней подложкой и подложкой матрицы FFS.
11. Жидкокристаллическое устройство отображения по п.10, отличающееся тем, что прозрачный общий электрод имеет множество структур в виде прорезей, образованных на нем.
12. Жидкокристаллическое устройство отображения по п.10, отличающееся тем, что структуры в виде прорезей на прозрачном общем электроде в пределах различных областей отображения проходят в различных направлениях.
Zoom in

Загрузка данных...


Публикации документа
Раздел бюллетеня

Бюллетень,
дата публикации

Содержание публикации

MM4A
Досрочное прекращение действия евразийского патента из-за неуплаты в установленный срок пошлины за поддержание евразийского патента в силе

2023-08
2023.08.03

Код государства, на территории которого прекращено действие патента:
RU
Дата прекращения действия: 2022.12.26.

TK4A
Внесение исправлений в Бюллетень ЕАПВ, касающихся опубликованных евразийских патентов

2022-09
2022.09.07

Бюллетень № 8 за 2022 год, ИЗВЕЩЕНИЯ
ММ4A
Дата прекращения действия патента
Следует читать:

Следует читать: Сведения по патенту № 035295, опубликованные в Бюллетене № 8 за 2022 г. в разделе "ИЗВЕЩЕНИЯ" MM4A, считать недействительными

MM4A
Досрочное прекращение действия евразийского патента из-за неуплаты в установленный срок пошлины за поддержание евразийского патента в силе

2022-08
2022.08.04

Код государства, на территории которого прекращено действие патента:
RU
Дата прекращения действия: 2021.12.26.

MM4A
Досрочное прекращение действия евразийского патента из-за неуплаты в установленный срок пошлины за поддержание евразийского патента в силе

2021-07
2021.07.09

Код государства, на территории которого прекращено действие патента:
AM, AZ, BY, KG, KZ, TJ, TM
Дата прекращения действия: 2020.12.26.


Назад Новый поиск