(11) | 033138 (13) B1 |
Разделы: A B C E F G H |
(21) | 201791521 |
(22) | 2015.01.08 |
(51) | G09G 3/36 (2006.01) |
(31) | 201410851563.1 |
(32) | 2014.12.31 |
(33) | CN |
(43) | 2017.11.30 |
(86) | PCT/CN2015/070318 |
(87) | WO 2016/106802 2016.07.07 |
(71) | (73) ШЭНЬЧЖЭНЬ ЧАЙНА СТАР ОПТОЭЛЕКТРОНИКС ТЕКНОЛОДЖИ КО., ЛТД. (CN) |
(72) | Сяо Цзюньчэн (CN) |
(74) | Носырева Е.Л. (RU) |
(54) | СХЕМА GOA, ПРИМЕНЯЕМАЯ ДЛЯ ЖИДКОКРИСТАЛЛИЧЕСКОГО ДИСПЛЕЙНОГО УСТРОЙСТВА |
(57) 1. Схема драйвера затвора матрицы для жидкокристаллического дисплейного устройства (GOA), причем жидкокристаллическое дисплейное устройство содержит множество строк развертки, при этом схема GOA содержит множество каскадно включенных блоков регистров сдвига, причем блок регистров сдвига (N)-го уровня управляет заполнением строки (G(N)) развертки (N)-го уровня, причем блок регистров сдвига (N)-го уровня содержит
схему (500) поддержания подтягивания низкого потенциала, подключенную к строке (G(N)) развертки (N)-го уровня;
схему (300) компенсационного конденсатора в цепи обратной связи, подключенную к схеме (500) поддержания подтягивания низкого потенциала;
схему (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора, подключенную к схеме (300) компенсационного конденсатора в цепи обратной связи;
схему (100) прямой и обратной развертки, подключенную к схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора; и
схему (200) подтягивания высокого потенциала, подключенную к схеме (300) компенсационного конденсатора в цепи обратной связи;
причем схема (300) компенсационного конденсатора в цепи обратной связи, схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора и схема (500) поддержания подтягивания низкого потенциала подключены друг к другу с формированием точки (Q(N)) сигнала затвора;
причем схема (200) подтягивания высокого потенциала, схема (300) компенсационного конденсатора в цепи обратной связи и схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора, соответственно, подключены к строке (G(N)) развертки (N)-го уровня;
причем схема (100) прямой и обратной развертки соответственно подключена к строке (G(N-1)) развертки (N-1)-го уровня и строке (G(N+1)) развертки (N+1)-го уровня;
причем схема (500) поддержания подтягивания низкого потенциала содержит
первый ключ (Т9), имеющий управляющий вывод, который подключен к схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора, и выходной вывод, подключенный к первой точке (P(N)) схемы;
второй ключ (Т8), имеющий управляющий вывод, который подключен к точке (Q(N)) сигнала затвора, и выходной вывод, подключенный к первой точке (P(N)) схемы;
третий ключ (Т7), имеющий управляющий вывод, который подключен к первой точке (P(N)) схемы, входной вывод, подключенный к высокому постоянному напряжению (VGH), и выходной вывод, подключенный к строке (G(N)) развертки (N)-го уровня;
четвертый ключ (Т6), имеющий управляющий вывод, который подключен к первой точке (P(N)) схемы, и входной вывод, подключенный к высокому постоянному напряжению (VGH);
пятый ключ (Т5), имеющий управляющий вывод, принимающий первый тактовый сигнал (CK(N)) (N)-го уровня, входной вывод, подключенный к выходу четвертого ключа (Т6), и выходной вывод, подключенный к точке (Q) сигнала затвора; и
первый конденсатор (С2), имеющий два вывода, которые подключены к высокому постоянному напряжению (VGH) и первой точке (P(N)) схемы соответственно;
при этом схема (100) прямой и обратной развертки содержит
шестой ключ (Т1), имеющий управляющий вывод, который принимает сигнал (U2D) управления разверткой сверху вниз, входной вывод, подключенный к строке (G(N-1)) развертки (N-1)-го уровня, и выходной вывод, подключенный к схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора;
седьмой ключ (Т2), имеющий управляющий вывод, который принимает сигнал (D2U) управления разверткой снизу вверх, входной вывод, подключенный к строке (G(N+1)) развертки (N+1)-го уровня, и выходной вывод, подключенный к выходному выводу пятого ключа (Т1) и схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора;
при этом схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора содержит
девятый ключ (T3), имеющий управляющий вывод, который подключен к входному выводу первого ключа (Т9) для приема второго тактового сигнала (XCK(N)) (N)-го уровня, входной вывод, подключенный к выходному выводу шестого ключа (Т1) и выходному выводу седьмого ключа (Т2), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора;
причем второй тактовый сигнал (XCK(N)) (N)-го уровня и первый тактовый сигнал (СК) представляют собой обратные друг другу сигналы;
при этом схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора содержит
девятый ключ (T3), имеющий управляющий вывод, который подключен к входному выводу первого ключа (Т9) и постоянному низкому напряжению (VGL), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора;
десятый ключ (Т10), имеющий управляющий вывод, который подключен к управляющему выводу первого ключа (Т9), входной вывод, подключенный к выходному выводу шестого ключа (Т1) и выходному выводу седьмого ключа (Т2), и выходной вывод, подключенный к входному выводу девятого ключа (T3);
при этом схема (300) компенсационного конденсатора в цепи обратной связи содержит второй конденсатор (С1), имеющий два вывода, которые подключены к точке (Q(N)) сигнала затвора и строке (G(N)) развертки (N)-го уровня соответственно;
при этом схема (600) управления подтягиванием низкого потенциала содержит
одиннадцатый ключ (Т11), имеющий управляющий вывод, который принимает сигнал (U2D) управления разверткой сверху вниз, входной вывод, который принимает второй положительный тактовый сигнал (XCKF), и выходной вывод, подключенный к схеме (500) поддержания подтягивания низкого потенциала и схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора;
двенадцатый ключ (Т12), имеющий управляющий вывод, который принимает сигнал (D2U) управления разверткой снизу вверх, входной вывод, который принимает второй обратный тактовый сигнал (XCKR), и выходной вывод, подключенный к схеме (500) поддержания подтягивания низкого потенциала и схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора;
причем выходной вывод одиннадцатого ключа (Т11), выходной вывод двенадцатого ключа (Т12) и управляющий вывод первого ключа (Т9) подключены друг к другу;
при этом схема (500) поддержания подтягивания низкого потенциала содержит тринадцатый ключ (Т13), имеющий управляющий вывод, который подключен к точке (Q) сигнала затвора, входной вывод, подключенный к управляющему выводу первого ключа (Т9), и выходной вывод, подключенный к первой точке (P(N)) схемы.
2. Схема GOA по п.1, отличающаяся тем, что схема (200) подтягивания высокого потенциала содержит восьмой ключ (Т4), имеющий управляющий вывод, который подключен к точке (Q(N)) сигнала затвора, входной вывод, подключенный к первому тактовому сигналу (CK(N)) (N)-го уровня, и выходной вывод, подключенный к строке (G(N)) развертки (N)-го уровня.
3. Схема GOA по п.1, отличающаяся тем, что схема (500) поддержания подтягивания низкого потенциала дополнительно содержит четырнадцатый ключ (Т14), имеющий управляющий вывод, который принимает второй тактовый сигнал (XCK(N-1)) (N-1)-го уровня, входной вывод, подключенный к выходному выводу четвертого ключа (Т6), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора.
4. Схема GOA по п.1, отличающаяся тем, что схема (500) поддержания подтягивания низкого потенциала дополнительно содержит четырнадцатый ключ (Т14), имеющий управляющий вывод, который принимает второй тактовый сигнал (XCK(N-2)) (N-2)-го уровня, входной вывод, подключенный к выходному выводу четвертого ключа (Т6), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора.
5. Схема драйвера затвора матрицы для жидкокристаллического дисплейного устройства (GOA), причем жидкокристаллическое дисплейное устройство содержит множество строк развертки, при этом схема GOA содержит множество каскадно включенных блоков регистров сдвига, причем блок регистров сдвига (N)-го уровня управляет заполнением строки (G(N)) развертки (N)-го уровня, причем блок регистров сдвига (N)-го уровня содержит
схему (500) поддержания подтягивания низкого потенциала, подключенную к строке (G(N)) развертки (N)-го уровня;
схему (300) компенсационного конденсатора в цепи обратной связи, подключенную к схеме (500) поддержания подтягивания низкого потенциала;
схему (400) предотвращения утечки электроэнергии (Q), подключенную к схеме (300) компенсационного конденсатора в цепи обратной связи;
схему (100) прямой и обратной развертки, подключенную к схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора; и
схему (200) подтягивания высокого потенциала, подключенную к схеме (300) компенсационного конденсатора в цепи обратной связи;
причем схема (300) компенсационного конденсатора в цепи обратной связи, схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора и схема (500) поддержания подтягивания низкого потенциала подключены друг к другу с формированием точки (Q(N)) сигнала затвора;
причем схема (200) подтягивания высокого потенциала, схема (300) компенсационного конденсатора в цепи обратной связи и схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора соответственно подключены к строке (G(N)) развертки (N)-го уровня;
причем схема (100) прямой и обратной развертки соответственно подключена к строке (G(N-1)) развертки (N-1)-го уровня и строке (G(N+1)) развертки (N+1)-го уровня;
причем схема (500) поддержания подтягивания низкого потенциала содержит
первый ключ (Т9), имеющий управляющий вывод, который подключен к схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора, и выходной вывод, подключенный к первой точке (P(N)) схемы;
второй ключ (Т8), имеющий управляющий вывод, который подключен к точке (Q(N)) сигнала затвора, и выходной вывод, подключенный к первой точке (P(N)) схемы;
третий ключ (Т7), имеющий управляющий вывод, который подключен к первой точке (P(N)) схемы, входной вывод, подключенный к высокому постоянному напряжению (VGH), и выходной вывод, подключенный к строке (G(N)) развертки (N)-го уровня;
четвертый ключ (Т6), имеющий управляющий вывод, который подключен к первой точке (P(N)) схемы, и входной вывод, подключенный к высокому постоянному напряжению (VGH);
пятый ключ (Т5), имеющий управляющий вывод, который принимает первый тактовый сигнал (CK(N)) (N)-го уровня, входной вывод, подключенный к выходу четвертого ключа (Т6), и выходной вывод, подключенный к точке (Q) сигнала затвора; и
первый конденсатор (С2), имеющий два вывода, которые подключены к высокому постоянному напряжению (VGH) и первой точке (P(N)) схемы соответственно.
6. Схема GOA по п.5, отличающаяся тем, что схема (100) прямой и обратной развертки содержит
шестой ключ (Т1), имеющий управляющий вывод, который принимает сигнал (U2D) управления разверткой сверху вниз, входной вывод, подключенный к строке (G(N-1)) развертки (N-1)-го уровня, и выходной вывод, подключенный к схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора;
седьмой ключ (Т2), имеющий управляющий вывод, который принимает сигнал (D2U) управления разверткой снизу вверх, входной вывод, подключенный к строке (G(N+1)) развертки (N+1)-го уровня, и выходной вывод, подключенный к выходному выводу пятого ключа (Т1) и схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора.
7. Схема GOA по п.6, отличающаяся тем, что схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора содержит девятый ключ (T3), имеющий управляющий вывод, который подключен к входному выводу первого ключа (Т9) для приема второго тактового сигнала (XCK(N)) (N)-го уровня, входной вывод, подключенный к выходному выводу шестого ключа (Т1) и выходному выводу седьмого ключа (Т2), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора.
8. Схема GOA по п.7, отличающаяся тем, что второй тактовый сигнал (XCK(N)) (N)-го уровня и первый тактовый сигнал (CK(N)) (N)-го уровня представляют собой обратные друг другу сигналы.
9. Схема GOA по п.6, отличающаяся тем, что схема (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора содержит
девятый ключ (T3), имеющий управляющий вывод, который подключен к входному выводу первого ключа (Т9) и постоянному низкому напряжению (VGL), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора;
десятый ключ (Т10), имеющий управляющий вывод, который подключен к управляющему выводу первого ключа (Т9), входной вывод, подключенный к выходному выводу шестого ключа (Т1) и выходному выводу седьмого ключа (Т2), и выходной вывод, подключенный к входному выводу девятого ключа (T3).
10. Схема GOA по п.9, отличающаяся тем, что управляющий вывод десятого ключа (Т10) подключен к управляющему выводу первого ключа (Т9) для приема второго тактового сигнала (XCK(N)) (N)-го уровня.
11. Схема GOA по п.5, отличающаяся тем, что схема (200) подтягивания высокого потенциала содержит восьмой ключ (Т4), имеющий управляющий вывод, который подключен к точке (Q(N)) сигнала затвора, входной вывод, подключенный к первому тактовому сигналу (CK(N)) (N)-го уровня, и выходной вывод, подключенный к строке (G(N)) развертки (N)-го уровня.
12. Схема GOA по п.5, отличающаяся тем, что схема (300) компенсационного конденсатора в цепи обратной связи содержит второй конденсатор (С1), имеющий два вывода, которые подключены к точке (Q(N)) сигнала затвора и строке (G(N)) развертки (N)-го уровня соответственно.
13. Схема GOA по п.5, отличающаяся тем, что входной вывод второго ключа (Т8) подключен к высокому постоянному напряжению (VGH).
14. Схема GOA по п.5, отличающаяся тем, что блок регистров сдвига (N)-го уровня дополнительно содержит схему (600) управления подтягиванием низкого потенциала, которая содержит
одиннадцатый ключ (Т11), имеющий управляющий вывод, который принимает сигнал (U2D) управления разверткой сверху вниз, входной вывод, который принимает второй положительный тактовый сигнал (XCKF), и выходной вывод, подключенный к схеме (500) поддержания подтягивания низкого потенциала и схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора;
двенадцатый ключ (Т12), имеющий управляющий вывод, который принимает сигнал (D2U) управления разверткой снизу вверх, входной вывод, который принимает второй обратный тактовый сигнал (XCKR), и выходной вывод, подключенный к схеме (500) поддержания подтягивания низкого потенциала и схеме (400) предотвращения утечки электроэнергии в точке (Q) сигнала затвора.
15. Схема GOA по п.14, отличающаяся тем, что выходной вывод одиннадцатого ключа (Т11), выходной вывод двенадцатого ключа (Т12) и управляющий вывод первого ключа (Т9) подключены друг к другу.
16. Схема GOA по п.15, отличающаяся тем, что входной вывод второго ключа (Т8) подключен к управляющему выводу первого ключа (Т9).
17. Схема GOA по п.15, отличающаяся тем, что схема (500) поддержания подтягивания низкого потенциала дополнительно содержит тринадцатый ключ (Т13), имеющий управляющий вывод, который подключен к точке (Q) сигнала затвора, входной вывод, подключенный к управляющему выводу первого ключа (Т9), и выходной вывод, подключенный к первой точке (P(N)) схемы.
18. Схема GOA по п.15, отличающаяся тем, что схема (500) поддержания подтягивания низкого потенциала дополнительно содержит четырнадцатый ключ (Т14), содержащий управляющий вывод, который принимает второй тактовый сигнал (XCK(N-1)) (N-1)-го уровня, входной вывод, подключенный к выходному выводу четвертого ключа (Т6), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора.
19. Схема GOA по п.15, отличающаяся тем, что схема (500) поддержания подтягивания низкого потенциала дополнительно содержит четырнадцатый ключ (Т14), имеющий управляющий вывод, который принимает второй тактовый сигнал (XCK(N-2)) (N-2)-го уровня, входной вывод, подключенный к выходному выводу четвертого ключа (Т6), и выходной вывод, подключенный к точке (Q(N)) сигнала затвора.
20. Схема GOA по п.1, отличающаяся тем, что ключи с первого по седьмой и с девятого по двенадцатый представляют собой тонкопленочные транзисторы PMOS (р-канальной структуры металл-оксид-полупроводник).
21. Схема GOA по п.2, отличающаяся тем, что восьмой ключ представляет собой тонкопленочные транзисторы PMOS.
22. Схема GOA по п.3, отличающаяся тем, что тринадцатый ключ представляет собой тонкопленочные транзисторы PMOS.
23. Схема GOA по п.4, отличающаяся тем, что четырнадцатый ключ представляет собой тонкопленочные транзисторы PMOS.
24. Схема GOA по п.5, отличающаяся тем, что ключи с первого по пятый представляют собой тонкопленочные транзисторы PMOS.
25. Схема GOA по п.6, отличающаяся тем, что ключи с шестого по седьмой представляют собой тонкопленочные транзисторы PMOS.
26. Схема GOA по п.7, отличающаяся тем, что девятый ключ представляет собой тонкопленочные транзисторы PMOS.
27. Схема GOA по п.9, отличающаяся тем, что ключи с девятого по десятый представляют собой тонкопленочные транзисторы PMOS.
28. Схема GOA по п.11, отличающаяся тем, что восьмой ключ представляет собой тонкопленочные транзисторы PMOS.
29. Схема GOA по п.14, отличающаяся тем, что ключи с одиннадцатого по двенадцатый представляют собой тонкопленочные транзисторы PMOS.
30. Схема GOA по п.17, отличающаяся тем, что тринадцатый ключ представляет собой тонкопленочные транзисторы PMOS.
31. Схема GOA по п.18, отличающаяся тем, что четырнадцатый ключ представляет собой тонкопленочные транзисторы PMOS.
32. Схема GOA по п.19, отличающаяся тем, что четырнадцатый ключ представляет собой тонкопленочные транзисторы PMOS.
|