Бюллетень ЕАПВ "Изобретения (евразийские заявки и евразийские патенты)"
Бюллетень 6´2010

(11)

014414 (13) B1 Разделы: A B C D E F G H

(21)

200802076

(22)

2008.10.29

(51)

H04J 13/00 (2006.01)
H04L 27/26
(2006.01)
H04N 7/24
(2006.01)

(31)

0721269.9; 0722645.9; 0722728.3

(32)

2007.10.30; 2007.11.19; 2007.11.20

(33)

GB

(43)

2009.06.30

(71)

(73) СОНИ КОРПОРЕЙШН (JP)

(72)

Тейлор Мэтью Пол Атол, Атунгсири Сэмюель Асанбенг, Уилсон Джон Николас (GB)

(74)

Истомин С.В. (RU)

(54)

УСТРОЙСТВО И СПОСОБ ОБРАБОТКИ ДАННЫХ

(57) 1. Устройство обработки данных, выполненное с возможностью отображения входных символов, предназначенных для передачи на заданное количество сигналов поднесущей ортогонально мультиплексированного с частотным разделением (ОМЧР) символа, и содержащее

перемежитель, выполненный с возможностью считывать в запоминающее устройство заданное количество символов данных для отображения на сигналы поднесущей ОМЧР и считывать из запоминающего устройства символы данных для поднесущих ОМЧР для выполнения отображения, причем считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, при этом порядок определяют по набору адресов, в результате чего символы данных перемежают по сигналам поднесущей,

генератор адреса, выполненный с возможностью генерировать набор адресов, причем адреса генерируют для каждого из входных символов для обозначения одного из сигналов поднесущей, на которые символ данных требуется отобразить, генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и выполненный с возможностью генерировать псевдослучайную последовательность битов в соответствии с полиномом генератора,

схему перестановки, выполненную с возможностью приема содержания каскадов сдвигового регистра и перестановки битов, присутствующих в каскадах регистра, в соответствии с кодом перестановки и полиномом генератора для формирования адреса и

модуль управления, выполненный с возможностью в комбинации со схемой проверки адреса повторно генерировать адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес составляет приблизительно две тысячи,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и код перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающееся тем, что схема перестановки скомпонована так, что она меняет код перестановки, который переставляет порядок битов каскадов регистра для формирования адресов с одного символа ОМЧР на другой.

2. Устройство обработки данных по п.1, в котором схема перестановки выполнена с возможностью во время работы циклически повторять последовательность различных кодов перестановки для последовательных символов ОМЧР.

3. Устройство обработки данных по п.2, в котором одна из последовательности различных кодов перестановки формирует адрес Ri[n], состоящий из одиннадцати битов для i-го символа данных из бита, представленного в n-м Ri'[n] каскаде регистра в соответствии с кодом перестановки, определенным по таблице

4. Устройство обработки данных по п.2 или 3, в котором последовательность кодов перестановки содержит два кода перестановки, которые представляют собой

и

5. Устройство обработки данных по п.1, в котором заданный максимальный действительный адрес представляет собой значение, по существу, между 800 и 2048.

6. Устройство обработки данных по п.5, в котором символ ОМЧР включает в себя пилотные поднесущие, которые выполнены с возможностью переноса известных символов, и заданный максимальный действительный адрес зависит от количества пилотных поднесущих, присутствующих в символе ОМЧР.

7. Устройство обработки данных по п.1, в котором приблизительно две тысячи поднесущих предусмотрены в одном из множества режимов работы, в котором приблизительно две тысячи поднесущих обеспечивают половину или меньше, чем половину, максимального количества поднесущих в символах ОМЧР в любом из режимов работы, и входные символы данных включают в себя первые наборы входных символов данных для отображения на первые символы ОМЧР и вторые наборы входных символов данных для отображения вторых символов ОМЧР, и устройство обработки данных во время работы выполняет перемежение входных символов данных как из первого, так и из второго наборов в соответствии с обработкой нечетного перемежения, причем обработка нечетного перемежения содержит этапы, на которых

записывают первые наборы входных символов данных в первую часть запоминающего устройства перемежителя в соответствии с порядком следования первых наборов входных символов данных,

считывают первые наборы входных символов данных из первой части запоминающего устройства перемежителя на сигналы поднесущих первых символов ОМЧР в соответствии с порядком, определенным набором адресов, сгенерированных одним из кодов перестановки последовательности,

записывают второй набор входных символов данных во вторую часть запоминающего устройства перемежителя в соответствии с порядком следования вторых наборов входных символов данных и

считывают вторые наборы входных символов данных из второй части запоминающего устройства перемежителя на сигналы поднесущей вторых символов ОМЧР, в соответствии с порядком, определенным набором адресов, сгенерированным с другими из кодов перестановки последовательности.

8. Передатчик для передачи входных символы данных, используя ортогональное мультиплексирование с частотным разделением (ОМЧР), причем передатчик включает в себя устройство обработки данных для отображения входных символов данных на заданное количество сигналов поднесущих символов ОМЧР, содержащее

перемежитель, во время работы считывающий в запоминающее устройство заданное количество символов данных для отображения на сигналы поднесущих ОМЧР и считывающий из запоминающего устройства символы данных для поднесущих ОМЧР для выполнения отображения, причем считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют по набору адресов, в результате чего выполняют перемежение символов данных по сигналам поднесущих,

генератор адреса, выполненный с возможностью во время работы генерировать набор адресов, причем адрес генерируют для каждого из входных символов, для отображения на один из сигналов поднесущей, генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и во время работы генерирующий псевдослучайную последовательность битов в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра в соответствии с кодом перестановки, для формирования адреса и

модуль управления, время работы, в комбинации со схемой проверки адресов, повторно генерирующий адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес приблизительно равен двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и код перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что схема перестановки выполнена с возможностью изменения кода перестановки, по которому выполняют перестановку порядка битов в каскадах регистра для формирования адресов от одного символа ОМЧР до другого.

9. Передатчик по п.8, в котором передатчик выполнен с возможностью передавать данные в соответствии со стандартом цифрового телевизионного вещания, такого как стандарт цифрового наземного телевизионного вещания, стандарт цифрового наземного вещания для мобильных телефонов или стандарт цифрового наземного вещания 2.

10. Способ отображения входных символов, предназначенный для передачи, на заданное количество сигналов поднесущих ортогонального мультиплексированного символа с частотным разделением (ОМЧР), содержащий этапы, на которых

считывают в запоминающее устройство заданное количество символов данных для отображения на сигналы поднесущей ОМЧР,

считывают из запоминающего устройства символы данных для поднесущей ОМЧР для отображения, причем считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют по набору адресов, в результате чего символы данных перемежают на сигналы поднесущей,

генерируют набор адресов, причем адрес генерируют для каждого из входных символов для обозначения одного из сигналов поднесущей, на который символ данных должен быть отображен, при этом генерирование набора адресов заключается в том, что

используют линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра, для генерирования псевдослучайной последовательности битов в соответствии с полиномом генератора,

используют схемы перестановки, которые во время работы принимают содержание каскадов сдвигового регистра для перестановки порядка битов, присутствующих в каскадах регистра, в соответствии с кодом перестановки для формирования адреса и

повторно генерируют адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес приблизительно равен двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью, представляющим собой , и код перестановки формирует с дополнительным битом адрес, состоящий из одиннадцати битов,

отличающийся тем, что изменяют код перестановки, на основе которого выполняют перестановку порядка битов каскадов регистра, для формирования набора адресов с одного символа ОМЧР на другой.

11. Способ по п.10, в котором изменение кода перестановки включает в себя циклическое повторение последовательности разных кодов перестановки для последовательных символов ОМЧР.

12. Способ по п.11, в котором одна из последовательности различных кодов перестановки формирует одиннадцать адресов битов Ri[n] для i-го символа данных из бита, присутствующего в n-м этапе Ri'[n] регистра в соответствии с кодом перестановки, определенным по таблице

13. Способ по п.11 или 12, в котором последовательность кодов перестановки содержит два кода перестановки, которые представляют собой

и

14. Способ по п.10, в котором заданный максимальный действительный адрес представляет собой значение, по существу, между 800 и 2048.

15. Способ по п.14, в котором символ ОМЧР включает в себя пилотные поднесущие, которые выполнены с возможностью переноса известных символов, и заданный максимальный действительный адрес зависит от количества пилотных поднесущих, присутствующих в символе ОМЧР.

16. Способ по п.10, в котором приблизительно две тысячи поднесущих предусмотрены в одном из множества режимов работы, в котором приблизительно две тысячи поднесущих обеспечивают половину или меньше, чем половину, максимального количества поднесущих символов ОМЧР в любом из режимов работы, при этом способ содержит

разделение входных символов данных, включающих первые наборы входных символов данных для отображения на первые символы ОМЧР и вторые наборы входных символов данных для отображения на вторые символы ОМЧР, и

перемежение входных символов данных как из первого, так и их второго наборов в соответствии с процессом нечетного перемежения, заключающееся в том, что

записывают первые наборы входных символов данных в первую часть запоминающего устройства перемежителя в соответствии с порядком следования первых наборов входных символов данных,

считывают первые наборы входных символов данных из первой части запоминающего устройства перемежителя на сигналы поднесущих первых символов ОМЧР в соответствии с порядком, определенным набором адресов, сгенерированных одним из кодов перестановки последовательности,

записывают второй набор входных символов данных во вторую часть запоминающего устройства перемежителя в соответствии с порядком следования вторых наборов входных символов данных и

считывают вторые наборы входных символов данных из второй части запоминающего устройства перемежителя на сигналы поднесущих вторых символов ОМЧР в соответствии с порядком, определенным набором адресов, сгенерированных с другими из кодов перестановки последовательности.

17. Способ передачи данных с использованием ортогонального мультиплексирования с частотным разделением (ОМЧР), содержащий этапы, на которых

считывают в запоминающее устройство заданное количество символов данных для отображения на сигналы поднесущих ОМЧР,

считывают из запоминающего устройства символы данных для поднесущих ОМЧР для выполнения отображения, причем считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют из набора адресов, в результате чего символы данных перемежают на сигналы поднесущих,

генерируют набор адресов, причем адрес генерируют для каждого из входных символов для отображения на один из сигналов поднесущей, при этом генерирование набора адресов содержит этапы, на которых

используют линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра, для генерирования псевдослучайной последовательности битов в соответствии с полиномом генератора,

используют схему перестановки, во время работы принимающую содержание из каскадов сдвигового регистра, для перестановки порядка битов, присутствующих в каскадах регистра в соответствии с кодом перестановки, для формирования адреса, и повторно генерируют адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес составляет приблизительно две тысячи, линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью , и код перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что изменяют код перестановки, на основе которого выполняют перестановку порядка битов каскадов регистра для формирования набора адресов с одного символа ОМЧР на другой.

18. Способ передачи по п.17, в котором передача включает в себя передачу в соответствии со стандартом цифрового телевизионного вещания, такого как стандарт цифрового наземного телевизионного вещания, стандарт цифрового наземного вещания для мобильных телефонов или стандарт цифрового наземного вещания 2.

19. Генератор адреса для использования при передаче символов данных, для которых было выполнено перемежение на поднесущие ортогонально мультиплексированного с частотным разделением (ОМЧР) символа, генератор адреса, во время работы генерирует набор адресов, каждый адрес сгенерирован для каждого из символов данных для отображения символов данных на один из сигналов поднесущей, причем генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и во время работы генерирующий псевдослучайную последовательность битов в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра, в соответствии с кодом перестановки для формирования адреса и

модуль управления, во время работы в комбинации со схемой проверки адресов генерирующий адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес приблизительно равен двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью , и порядок перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что схема перестановки выполнена с возможностью изменения кода перестановки, на основе которого выполняют перестановку порядка битов каскадов регистра, для формирования набора адресов с одного символа ОМЧР на другой.

20. Генератор адреса по п.19, в котором схема перестановки во время работы циклически использует последовательность разных кодов перестановки для последовательных символов ОМЧР.

21. Генератор адреса по п.20, в котором одна из последовательности разных кодов перестановки формирует адреса Ri[n] из одиннадцати битов для i-го символа из бита, присутствующего в n-м каскаде регистра Ri'[n] в соответствии с кодом перестановки, определенным по таблице

22. Генератор адреса по п.20 или 21, в котором последовательность кодов перестановки содержит два кода перестановки, которые представляют собой

и

23. Устройство обработки данных для отображения символов, принятых из заданного количества сигналов поднесущих ортогонального мультиплексированного символа с частотным разделением (ОМЧР), в выходной поток символов, содержащее

блок устранения перемежения, во время работы считывающий в запоминающее устройство заданное количество символов данных из сигналов поднесущей ОМЧР и считывающий из запоминающего устройства символы данных в выходной поток символов для выполнения отображения, считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют по набору адресов, в результате чего выполняют устранение перемежения символов данных из сигналов поднесущей ОМЧР,

генератор адреса, во время работы генерирующий набор адресов, причем адрес генерируют для каждого из принимаемых символов данных для отображения символа данных, принимаемого из сигнала поднесущей ОМЧР, в выходной поток символов, причем генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и выполненный с возможностью генерировать псевдослучайную последовательность битов в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание из каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра, в соответствии с кодом перестановки для формирования адреса для одной из поднесущих ОМЧР и

модуль управления, во время работы совместно со схемой проверки адресов повторно генерирующий адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес приблизительно равен двум тысячам,

линейный сдвиговый регистр с обратной связью содержит десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью , и код перестановки формирует с дополнительным битом адрес из одиннадцать битов,

отличающееся тем, что схема перестановки выполнена с возможностью изменять код перестановки, в соответствии с которым выполняют перестановку порядка битов каскада регистра, для формирования набора адресов из одного символа ОМЧР в другой.

24. Устройство обработки данных по п.23, в котором схема перестановки во время работы циклически работает с последовательностью различных кодов перестановки для последовательных символов ОМЧР.

25. Устройство обработки данных по п.24, в котором одна из последовательностей разных кодов перестановки формирует адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра в соответствии с кодом перестановки, определенным по таблице

26. Устройство обработки данных по п.24 или 25, в котором последовательность кодов перестановки содержит два кода перестановки, которые представляют собой

и

27. Устройство обработки данных по п.23, в котором заданный максимальный действительный адрес представляет собой значение, по существу, между 800 и 2048.

28. Устройство обработки данных по п.27, в котором символ ОМЧР включает в себя пилотные поднесущие, которые скомпонованы для переноса известных символов, и заданный максимальный действительный адрес зависит от количества пилотных символов поднесущей, присутствующих в символе ОМЧР.

29. Устройство обработки данных по п.23, в котором приблизительно две тысячи поднесущих предусмотрены в одном из множества режимов работы, в котором приблизительно две тысячи поднесущих обеспечивают половину или меньше, чем половину, максимального количества поднесущих в символах ОМЧР в любом из режимов работы, и символы данных включают в себя первые наборы символов данных, принимаемых из первых символов ОМЧР, и вторые наборы символов данных, принимаемых из вторых символов ОМЧР, и устройство обработки данных во время работы выполняет устранение перемежения первого и второго наборов символов данных в выходной поток данных в соответствии с обработкой нечетного перемежения, при этом обработка нечетного перемежения заключается в том, что

записывают первые наборы символов данных, принимаемых из поднесущих первых символов ОМЧР, в первую часть запоминающего устройства перемежителя в соответствии с порядком, определенным по набору адресов, сгенерированному с одним из кодов перестановки последовательности,

считывают первые наборы символов данных из первой части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования первых наборов входных символов данных,

записывают второй набор символов данных, принятых из поднесущих вторых символов ОМЧР, во вторую часть запоминающего устройства перемежителя в соответствии с порядком, определенным по набору адресов, сгенерированному с другим из кодов перестановки последовательности, и

считывают вторые наборы символов данных из второй части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования вторых наборов входных символов данных.

30. Приемник для приема данных из символов, модулированных с ортогональным мультиплексированием с частотным разделением (ОМЧР),

причем приемник выполнен с возможностью принимать символы ОМЧР для восстановления символов данных из заданного количества поднесущих символов ОМЧР, приемник включает в себя процессор обработки данных, который выполнен с возможностью отображать символы данных, принятые из символов ОМЧР, в выходной поток данных, причем процессор данных содержит

блок устранения перемежения, во время работы считывающий в запоминающее устройство заданное количество символов данных из символов поднесущих ОМЧР и считывающий из запоминающего устройства символы данных в выходной поток данных, для выполнения отображения, причем порядок считывания из запоминающего устройства отличается от считывания в запоминающее устройство, порядок определен по набору адресов, в результате чего выполняют устранение перемежения символов данных из сигналов поднесущей ОМЧР,

генератор адреса, во время работы генерирующий набор адресов, причем адрес генерируют для каждого из принимаемых символов данных для отображения принимаемых символов данных из сигнала поднесущей ОМЧР в выходной поток символа, генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и во время работы генерирующий псевдослучайную последовательность бита в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра в соответствии с кодом перестановки, для формирования адреса одной из поднесущих ОМЧР и

модуль управления, работающий в комбинации со схемой проверки адресов для повторного генерирования адреса, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес составляет приблизительно две тысячи,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью , и порядок перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что схема перестановки выполнена с возможностью изменения кода перестановки, в соответствии с которым выполняют перестановку порядка битов каскадов регистра, для формирования набора адресов от одного символа ОМЧР до другого.

31. Приемник по п.30, в котором приемник выполнен с возможностью принимать данные, модулированные в соответствии со стандартом цифрового телевизионного вещания, такого как стандарт цифрового наземного телевизионного вещания, стандарт цифрового наземного вещания для мобильных телефонов или стандарт цифрового наземного вещания 2.

32. Способ отображения символов, принятых из заданного количества сигналов поднесущих ортогонально мультиплексированного с частотным разделением (ОМЧР) символа на поток выходных символов, заключающийся в том, что

считывают в запоминающее устройство заданное количество символов данных из сигналов поднесущих ОМЧР,

считывают в запоминающее устройство заданное количество символов данных из сигналов поднесущих ОМЧР,

считывают из запоминающего устройства символы данных в выходной поток данных для отображения, причем считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют по набору адресов, в результате чего в символах данных устраняют перемежение из сигналов поднесущих ОМЧР,

генерируют набор адресов, причем адрес генерируют для каждого из принятых символов данных, для обозначения сигнала поднесущей ОМЧР, из которого принятый символ данных требуется отобразить в выходной поток символа, при этом генерирование набора адресов содержит этапы, на которых

используют линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра, для генерирования псевдослучайной последовательности битов в соответствии с полиномом генератора,

используют схему перестановки для приема содержания каскадов сдвигового регистра и выполнения перестановки порядка битов, присутствующих в каскадах регистра в соответствии с кодом перестановки, для формирования адреса, и

повторно генерируют адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес составляет приблизительно две тысячи,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью , и код перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что изменяют код перестановки, в соответствии с которым выполняют перестановку порядка битов каскадов регистра, для формирования набора адресов из одного символа ОМЧР к другому.

33. Способ по п.32, в котором изменение кода перестановки включает в себя циклическое использование последовательности различных кодов перестановки для последовательных символов ОМЧР.

34. Способ по п.33, в котором одна из последовательностей различных кодов перестановки, формирующих адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра, в соответствии с кодом перестановки определена по таблице

35. Способ по п.33 или 34, в котором последовательность кодов перестановки содержит два кода перестановки, которые представляют собой

и

36. Способ по п.32, в котором заданный максимальный действительный адрес представляет собой значение, по существу, между 800 и 2048.

37. Способ по п.36, в котором символ ОМЧР включает в себя пилотные поднесущие, которые выполнены с возможностью переноса известных символов, и заданный максимальный действительный адрес зависит от количества символов пилотных поднесущих, присутствующих в символе ОМЧР.

38. Способ по п.32, в котором приблизительно две тысячи поднесущих предусмотрены в одном из множества режимов работы, в котором приблизительно две тысячи поднесущих предоставляют половину или меньше, чем половину, максимального количества поднесущих в символах ОМЧР в любом из режимов работы, и символы данных включают в себя первые наборы символов данных, принимаемые из первых символов ОМЧР, и вторые наборы символов данных, принимаемые из вторых символов ОМЧР, и выполняют считывание в запоминающем устройстве заданного количества символов данных из сигналов поднесущих ОМЧР и считывание из запоминающего устройства символов данных в выходной поток символов, в соответствии с процессом нечетного перемежения, причем процесс нечетного перемежения включает в себя этапы, на которых

записывают первые наборы символов данных, принимаемых из поднесущих первых символов ОМЧР, в первую часть запоминающего устройства перемежителя в соответствии с порядком, определенным набором адресов, сгенерированных с одним из кодов перестановки последовательности,

считывают первые наборы символов данных из первой части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования первых наборов входных символов данных,

записывают второй набор символов данных, принятых из поднесущих вторых символов ОМЧР, во вторую часть запоминающего устройства перемежителя в соответствии с порядком, определенным набором адресов, сгенерированным с другим из кодов перестановки последовательности, и

считывают вторые наборы символов данных из второй части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования вторых наборов входных символов данных.

39. Способ приема данных из символов, модулированных с ортогональным мультиплексированием с частотным разделением ОМЧР, содержащий этапы, на которых

принимают символы данных из заданного количества сигналов поднесущих ортогонально мультиплексированного с частотным разделением (ОМЧР) символа для формирования в выходной поток символов,

считывают в запоминающее устройство заданное количество символов данных из сигналов поднесущих ОМЧР,

считывают из запоминающего устройства символы данных в выходной поток символов для выполнения отображения, причем считывание выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют из набора адресов, в результате чего выполняют устранение перемежения символов данных из сигналов поднесущей ОМЧР,

генерируют набор адресов, причем адрес генерируют для каждого из принимаемых символов, для отображения принимаемых символов данных из сигнала поднесущей ОМЧР, в выходной поток символов, причем генерирование набора адресов заключается в том, что

используют линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра, для генерирования псевдослучайной последовательности битов в соответствии с полиномом генератора,

используют схему перестановки для приема содержания каскадов сдвигового регистра и перестановки порядка битов, присутствующих в каскадах регистра, в соответствии с порядком перестановки для формирования адреса и

повторно генерируют адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором

заданный максимальный действительный адрес приблизительно равен двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и коды перестановки формируют с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что изменяют код перестановки, на основе которого выполняют перестановку порядка битов в каскадах регистра, для формирования набора адресов из одного символа ОМЧР в другой.

40. Способ по п.39, в котором прием данных выполняют в соответствии со стандартом цифрового телевизионного вещания, такого как стандарт цифрового наземного телевизионного вещания, стандарт цифрового наземного вещания для мобильных телефонов или стандарт цифрового наземного вещания 2.

41. Генератор адреса, предназначенный для использования при приеме символов данных, размещенных с перемежением на поднесущих ортогонального мультиплексированного символа с частотным разделением, причем генератор адреса выполнен с возможностью генерирования набора адресов, каждый адрес генерируют для каждого из символов данных для обозначения одного из сигналов поднесущей, на которые этот символ данных требуется отобразить, генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и выполненный с возможностью генерировать псевдослучайную последовательность битов в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра в соответствии с кодом перестановки, для формирования адреса, и

модуль управления, во время работы в комбинации со схемой проверки адресов повторно генерирующий адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором заданный максимальный действительный адрес равен приблизительно двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью, представляющим собой следующий и код перестановки формирует с дополнительным битом адрес из одиннадцати битов,

отличающийся тем, что схема перестановки выполнена с возможностью изменения кода перестановки, на основе которого выполняют перестановку порядка битов каскадов регистра, для формирования набора адресов из одного символа ОМЧР в другой.

42. Генератор адреса по п.41, в котором схема перестановки во время работы циклически использует последовательность разных кодов перестановки для последовательных символов ОМЧР.

43. Генератор адреса по п.42, в котором одна из последовательности разных кодов перестановки формирует адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра в соответствии с кодом перестановки, определенным по таблице

44. Генератор адреса по п.42 или 43, в котором последовательность кодов перестановки содержит два кода перестановки, которые представляют собой

и

45. Устройство обработки данных, выполненное с возможностью отображать входные символы данных, предназначенные для передачи в заданное количество сигналов поднесущей символов ортогонального мультиплексирования с частотным разделением ОМЧР, причем заданное количество сигналов поднесущих определяют в соответствии с одним из множества режимов работы, и входные символы данных включают в себя первые наборы входных символов данных для отображения на первые символы ОМЧР и вторые наборы входных символов данных для отображения на вторые символы ОМЧР, причем устройство обработки данных содержит перемежитель, во время работы считывающий в запоминающее устройство заданное количество символов данных для отображения на сигналы поднесущей ОМЧР и считывающий из запоминающего устройства символы данных для поднесущих ОМЧР для выполнения отображения, причем считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют по набору адресов, в результате чего выполняют перемежение символов данных по сигналам поднесущих,

генератор адреса, во время работы генерирующий наборы адресов, причем адрес генерируют для каждого из входных символов для отображения входных символов данных в одном из сигналов поднесущих, причем генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и работающий для генерирования псевдослучайной последовательности бита в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра, в соответствии с кодом перестановки для формирования адреса одной из поднесущих ОМЧР, и

модуль управления, во время работы в комбинации со схемой проверки адресов повторно генерирующий адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором один из множества режимов работы представляет приблизительно две тысячи поднесущих на символ ОМЧР, причем эти приблизительно две тысячи поднесущих представляют половину или меньше, чем половину, от максимального количества поднесущих в символах ОМЧР в любом из режимов работы,

заданный максимальный действительный адрес равен приблизительно двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и код перестановки формирует с дополнительным битом адрес из одиннадцати битов, и устройство обработки данных выполнено с возможностью перемежения входных символов данных как из первого, так и из второго наборов в соответствии с процессом нечетного перемежения, при этом процесс нечетного перемежения содержит этапы, на которых

записывают первые наборы входных символов данных в первую часть запоминающего устройства перемежителя в соответствии с порядком следования первых наборов входных символов данных,

считывают первые наборы входных символов данных из первой части запоминающего устройства перемежителя на сигналы поднесущих первых символов ОМЧР в соответствии с порядком, определенным набором адресов,

записывают второй набор входных символов данных во вторую часть запоминающего устройства перемежителя в соответствии с порядком следования вторых наборов входных символов данных и

считывают вторые наборы входных символов данных из второй части запоминающего устройства перемежителя по сигналам поднесущей вторых символов ОМЧР в соответствии с порядком, определенным набором адресов.

46. Устройство обработки данных по п.45, в котором код перестановки формирует адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра в соответствии с кодом перестановки, определенным по

47. Способ отображения входных символов данных, предназначенных для передачи на заданное количество сигналов поднесущей символов ортогонального мультиплексирования с частотным разделением ОМЧР, причем заданное количество сигналов поднесущей определяют в соответствии с одним из множества режимов работы, и входные символы данных включают в себя первые наборы входных символов данных для отображения на первые символы ОМЧР и вторые наборы входных символов данных для вторых символов ОМЧР, способ заключается в том, что

считывают в запоминающее устройство заданное количество символов данных для отображения на сигналы поднесущей ОМЧР,

считывают из запоминающего устройства символы данных для поднесущих ОМЧР для выполнения отображения, причем считывание из запоминающего устройства отличается по порядку от считывания в запоминающее устройство, порядок определяют по набору адресов, в результате чего выполняют перемежение символов данных на сигналы поднесущих,

генерируют набор адресов, причем адрес генерируют для каждого из входных символов, для отображения входных символов данных на один из сигналов поднесущих, при этом генерирование набора адресов содержит этапы, на которых

используют линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра, для генерирования псевдослучайной последовательности битов в соответствии с полиномом генератора,

используют схемы перестановки, которые во время работы принимают содержание каскадов сдвигового регистра для перестановки порядка битов, присутствующих в каскадах регистра в соответствии с кодом перестановки, для формирования адреса и

повторно генерируют адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором один из множества режимов работы представляет приблизительно две тысячи поднесущих, приблизительно две тысячи поднесущих представляют половину или меньше, чем половину, максимального количества поднесущих символов ОМЧР любого из режимов работы,

заданный максимальный действительный адрес составляет приблизительно две тысячи,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и код перестановки формирует с дополнительным битом адрес из одиннадцати битов, и

перемежают входные символы данных как из первого, так и из второго наборов в соответствии с процессом нечетного перемежения, который содержит этапы, на которых

записывают первые наборы входных символов данных в первую часть запоминающего устройства перемежителя в соответствии с порядком следования первых наборов входных символов данных,

считывают первые наборы символов входных данных из первой части запоминающего устройства перемежителя на сигналы поднесущей первых символов ОМЧР в соответствии с порядком, определенным набором адресов,

записывают второй набор входных символов данных во вторую часть запоминающего устройства перемежителя в соответствии с порядком следования вторых наборов входных символов данных и

считывают вторые наборы входных символов данных из второй части запоминающего устройства перемежителя на сигналы поднесущих вторых символов ОМЧР в соответствии с порядком, определенным набором адресов.

48. Способ по п.47, в котором код перестановки формирует адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра в соответствии с кодом перестановки, определенным по таблице

49. Устройство обработки данных, во время работы отображающее символы данных, принятые из заданного количества сигналов поднесущих символов ортогонального мультиплексирования с частотным разделением ОМЧР в выходной поток данных, заданное количество сигналов поднесущих определяют в соответствии с одним из множества режимов работы, и символы данных разделяют на первые наборы символов данных для отображения на первые символы ОМЧР и вторые наборы символов данных для отображения на вторые символы ОМЧР, причем устройство обработки данных содержит

блок устранения перемежения, во время работы считывающий в запоминающее устройство заданное количество символов данных из сигналов поднесущей ОМЧР и считывающий из запоминающего устройства символы данных в поток символов выходных данных для отображения, причем считывание из запоминающего устройства отличается по порядку от считывания в запоминающее устройство, порядок определяют по набору адресов, в результате чего выполняют обратное перемежение символов данных на сигналы поднесущих ОМЧР,

генератор адреса, во время работы генерирующий набор адресов, причем адрес генерируют для каждого из принятых символов данных для отображения принятого символа данных из сигнала ОМЧР поднесущей, в выходной поток символов, генератор адреса содержит

линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра и во время работы генерирующий псевдослучайную последовательность битов в соответствии с полиномом генератора,

схему перестановки, во время работы принимающую содержание каскадов сдвигового регистра и выполняющую перестановку порядка битов, присутствующих в каскадах регистра, в соответствии с кодом перестановки для формирования адреса одной из поднесущих ОМЧР, и

модуль управления, во время работы в комбинации со схемой проверки адресов повторно генерирующий адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором один из множества режимов работы обеспечивает символы ОМЧР приблизительно с двумя тысячами поднесущих, которые представляют собой половину или меньше, чем половину, от максимального количества поднесущих символов ОМЧР любого из режимов работы,

заданный максимальный действительный адрес приблизительно составляет две тысячи, линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и код перестановки формирует с дополнительным битом адрес из одиннадцати битов, и устройство обработки данных во время работы устраняет перемежение первого и второго наборов символов данных в выводной поток данных в соответствии с процессом нечетного перемежения, причем процесс нечетного перемежения содержит этапы, на которых

записывают первые наборы символов данных, принятых из поднесущих первых символов ОМЧР, в первую часть запоминающего устройства перемежителя в соответствии с порядком, определенным по набору адресов,

считывают первые наборы символов данных из первой части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования первых наборов входных символов данных,

записывают второй набор символов данных, принятых из поднесущих вторых символов ОМЧР, во вторую часть запоминающего устройства перемежителя в соответствии с порядком, определенным набором адресов, и

считывают вторые наборы символов данных из второй части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования вторых наборов входных символов данных.

50. Устройство обработки данных по п.49, в котором код перестановки формирует адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра в соответствии с кодом перестановки, определенным по таблице

51. Способ отображения символов данных, принятых из заданного количества сигналов поднесущих символов ортогонального мультиплексирования с частотным разделением ОМЧР в выходной поток данных, причем заданное количество сигналов поднесущих определяют в соответствии с одним из множества режимов работы, и символы данных включают в себя первые наборы символов данных, принятые из первых символов ОМЧР, и вторые наборы символов данных, принятые из вторых символов ОМЧР, способ заключается в том, что

считывают в запоминающее устройство заданное количество символов данных из сигналов поднесущих ОМЧР,

считывают из запоминающего устройства символы данных в выходной поток символов для выполнения отображения, считывание из запоминающего устройства выполняют в другом порядке, чем считывание в запоминающее устройство, порядок определяют по набору адресов, в результате чего устраняют перемежение символов из сигналов поднесущей ОМЧР,

генерируют набор адресов, адрес генерируют для каждого из принятых символов, для отображения символа данных, принятого от сигнала поднесущей ОМЧР, в выходной поток символов, при этом этап генерирование набора адресов содержит этапы, на которых

используют линейный сдвиговый регистр с обратной связью, включающий в себя заданное количество каскадов регистра, для генерирования псевдослучайной последовательности битов в соответствии с полиномом генератора,

используют схему перестановки для приема содержания каскадов сдвигового регистра и перестановки порядка битов, присутствующих в каскадах регистра в соответствии с порядком перестановки, для формирования адреса, и

повторно генерируют адрес, когда сгенерированный адрес превышает заданный максимальный действительный адрес, в котором заданный максимальный действительный адрес равен приблизительно двум тысячам,

линейный сдвиговый регистр с обратной связью имеет десять каскадов регистра с полиномом генератора для линейного сдвигового регистра с обратной связью и код перестановки формирует с дополнительным битом адрес из одиннадцати битов, и

режим работы представляет приблизительно две тысячи поднесущих на символ ОМЧР, что составляет половину или меньше, чем половину, максимального количества поднесущих в символах ОМЧР в любом из режимов работы, и считывают в запоминающее устройство заданное количество символов данных из сигналов поднесущих ОМЧР и считывают в запоминающее устройство символы данных в выходной поток символов в соответствии с процессом нечетного перемежения, при этом процесс нечетного перемежения заключается в том, что

записывают первый набор символов данных, принятых из символов поднесущих первых ОМЧР, в первую часть запоминающего устройства перемежителя в соответствии с порядком, определенным по набору адресов,

считывают первый набор символов данных из первой части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования первых наборов входных символов данных,

записывают второй набор символов данных, принятых из поднесущих вторых символов ОМЧР во вторую часть запоминающего устройства перемежителя в соответствии с порядком, определенным набором адресов, и

считывают вторые наборы символов данных из второй части запоминающего устройства перемежителя в выходной поток данных в соответствии с порядком следования вторых наборов входных символов данных.

52. Способ по п.51, в котором код перестановки формирует адрес Ri[n] из одиннадцати битов для i-го символа данных из бита, присутствующего в n-м каскаде Ri'[n] регистра, в соответствии с кодом перестановки, который определен по таблице



наверх